module HPS( output wire [1 - 1 : 0 ] h2f_rst_n ,output wire [1 - 1 : 0 ] h2f_user0_clk ); cyclonev_hps_interface_clocks_resets clocks_resets( .f2h_pending_rst_ack({ 1'b1 // 0:0 }) ,.f2h_warm_rst_req_n({ 1'b1 // 0:0 }) ,.f2h_dbg_rst_req_n({ 1'b1 // 0:0 }) ,.h2f_rst_n({ h2f_rst_n[0:0] // 0:0 }) ,.f2h_cold_rst_req_n({ 1'b1 // 0:0 }) ,.h2f_user0_clk({ h2f_user0_clk[0:0] // 0:0 }) ); cyclonev_hps_interface_dbg_apb debug_apb( .DBG_APB_DISABLE({ 1'b0 // 0:0 }) ,.P_CLK_EN({ 1'b0 // 0:0 }) ); cyclonev_hps_interface_tpiu_trace tpiu( .traceclk_ctl({ 1'b1 // 0:0 }) ); cyclonev_hps_interface_boot_from_fpga boot_from_fpga( .boot_from_fpga_ready({ 1'b0 // 0:0 }) ,.boot_from_fpga_on_failure({ 1'b0 // 0:0 }) ,.bsel_en({ 1'b0 // 0:0 }) ,.csel_en({ 1'b0 // 0:0 }) ,.csel({ 2'b01 // 1:0 }) ,.bsel({ 3'b001 // 2:0 }) ); cyclonev_hps_interface_fpga2hps fpga2hps( .port_size_config({ 2'b11 // 1:0 }) ); cyclonev_hps_interface_hps2fpga hps2fpga( .port_size_config({ 2'b11 // 1:0 }) ); cyclonev_hps_interface_fpga2sdram f2sdram( .cfg_cport_rfifo_map({ 18'b000000000000000000 // 17:0 }) ,.cfg_axi_mm_select({ 6'b000000 // 5:0 }) ,.cfg_wfifo_cport_map({ 16'b0000000000000000 // 15:0 }) ,.cfg_cport_type({ 12'b000000000000 // 11:0 }) ,.cfg_rfifo_cport_map({ 16'b0000000000000000 // 15:0 }) ,.cfg_port_width({ 12'b000000000000 // 11:0 }) ,.cfg_cport_wfifo_map({ 18'b000000000000000000 // 17:0 }) ); endmodule